Ha 48MHz-et kap az AVR, de csak minden 2. ütemre CE-t, akkor egy multicylce path definíciója után a szintézis tool úgy tudja kezelni majd, mintha 24 MHz-en menne.
A clock-domain crossing az sosem jó, pláne, ha aszinkron órajelekről van szó. Szinkronziáló láncok, dual-clock FIFOk és egyéb trükkök kellenek, hogy ne legyen instabil az egész.