( apal | 2024. 07. 24., sze – 15:20 )

Pontosan. Mas architekturak is gyk egzaktul ezt csinaljak. Pl RISC-V esten:

SYM_CODE_START(handle_exception)

        csrrw tp, CSR_SCRATCH, tp
        bnez tp, _save_context

_restore_kernel_tpsp:
        csrr tp, CSR_SCRATCH
        REG_S sp, TASK_TI_KERNEL_SP(tp)

_save_context:
        REG_S sp, TASK_TI_USER_SP(tp)
        REG_L sp, TASK_TI_KERNEL_SP(tp)
        addi sp, sp, -(PT_SIZE_ON_STACK)
        REG_S x1,  PT_RA(sp)
        REG_S x3,  PT_GP(sp)
        REG_S x5,  PT_T0(sp)
        save_from_x6_to_x31
/* .... */


Ahol:

.macro save_from_x6_to_x31
        REG_S x6,  PT_T1(sp)
        REG_S x7,  PT_T2(sp)
        REG_S x8,  PT_S0(sp)
        REG_S x9,  PT_S1(sp)
        REG_S x10, PT_A0(sp)
        REG_S x11, PT_A1(sp)
        REG_S x12, PT_A2(sp)
        REG_S x13, PT_A3(sp)
        REG_S x14, PT_A4(sp)
        REG_S x15, PT_A5(sp)
        REG_S x16, PT_A6(sp)
        REG_S x17, PT_A7(sp)
        REG_S x18, PT_S2(sp)
        REG_S x19, PT_S3(sp)
        REG_S x20, PT_S4(sp)
        REG_S x21, PT_S5(sp)
        REG_S x22, PT_S6(sp)
        REG_S x23, PT_S7(sp)
        REG_S x24, PT_S8(sp)
        REG_S x25, PT_S9(sp)
        REG_S x26, PT_S10(sp)
        REG_S x27, PT_S11(sp)
        REG_S x28, PT_T3(sp)
        REG_S x29, PT_T4(sp)
        REG_S x30, PT_T5(sp)
        REG_S x31, PT_T6(sp)
.endm

De irtam mar RISC-V/RV32 BIOS variansokat (pontosabban SBI-t, ahogy ott nevezik azt ami a BIOS/ACPI helyen van), es ott is ez van a belepesi pont helyen, egy ilyen objektumba menti le az allapot:

struct irq_context
{
    uint32_t pc;
    uint32_t status;
    uint32_t cause;
    uint32_t reg[NUM_GP_REG];
};

Ez az SBI lementi a context-et es utana dolgozik vele ha kell (pl hianyzo utasitaskeszlet potlasa, misaligned access implementalasa szoftvberbol, machine-level fault-ok kezelese, machine-level hypervisoring, stb). Szoval azert ez azert sokmindenre jo igy. Es muszaj lementenie mert abban a pillantban nem tudhatja a CPU hogy mit is fog csinalni a tovabbiakban vele barmi ami futni fog azon a gepen (masik szal, masik processz, masik virtualis gep, stbstb).

Ez az egesz interrupt entry ott kezd erdekesse valni a dolog amikor a hardver eleve egy olyan stack frame-t keszit elo privilegium-szint emeles soran, ami a C ABI-val mar kompatibilis. Na, akkor ket reszrol kell osszekanalzni a context-et (lasd: ARM, vagyis bizonyos ARM core-ok). Ott kevesbe feltuno a "mindent mentunk" kodreszlet.