( subchee | 2008. 07. 15., k – 14:55 )

Elolvastam az eredeti cikket is, de nem igazán világos számomra, hogy miről is van szó. A chip -ek tervezési hibája ("errata") mit jelent? Az utasításkészlet tervezésével van a baj (=bekerült olyan utasítás, amit fel lehet használni támadásra)? Vagy fizikai tervezéssel (ha ezzel, akkor a hibás területek miért működnek?)?

Hozzáteszem, nagyon alapfokon van csak képem arról, hogy mi történik egy processzoron belül. (=amit a programtervező infósoknak bevezetőként elmesélnek a logikai kapukról és azok megvalósításáról)

Ha az első eset áll fenn (utasításkészlet), akkor ez most Intel specifikus, vagy érint minden x86 kompatibilis procit? Miért nem ad választ erre az eredeti cikk? :)
(vagy csak egyedül én értetlenkedek ezen, másnak világos??)