( balagesz | 2011. 10. 23., v – 18:58 )

Kapcsolasi rajznak ez talan "hivatalosabb". Hibas tulajdonkeppen barmi lehet sajnos, ha a ROM forrosodott, akkor az tuti kuka. Ha annak a csereje nem vezet eredmenyre, akkor en eloszor az orajeleket neznem meg (U7 8-as lab, ott-e a 16MHz, ill. a 6502 (U3) 37 ill. 39-es laban ott-e az 1MHz), aztan ha ezek megvannak, akkor a RESET kort (6502 (U3) 40-es lab, kikapcsolas utani bekapcskor rovid ideig meg alacsony, utana magas.). Ha az is jo, akkor a ROM _CS laban kellene "nezelodni" (U4 22-es lab, ez egy EPROM-on az _OE, de a mukodes szempontjabol itt lenyegtelen), hogy azon van-e "mozgas". Ezeket szkop hianyaban mondjuk egy TTL szint-teszterrel lehet ellenorizni, ha csak egy multimetered van, akkor merj rajtuk feszultseget. Ha TTL alacsony (0V koruli) vagy TTL magas (3..5V koruli) feszultseget mutat a muszer, az gyanus. Az orajeleken igy tippre olyan 1V korulit fog a muszer "atlagolni", a ROM _CS az inkabb lesz szinte alacsony. De ez csak tipp, egy olyan szint-tesztert erdemes esetleg kesziteni, amivel lehet detektalni szint-atmenetet. (Megfelelo muszer hianyaban nehez amugy jo tippet adni, ha feszultseg-sokkot kapott az elektronika, az vihetett ugye barmit.)