( apal | 2022. 05. 17., k – 11:30 )

Ja, nem, fordito es/vagy architektura-specifikus dolgokat nem akarok bennehagyni. Inkabb forditva: jol ismerni kellene az architekturak altal tamogatott dolgokat ahhoz hogy olyan C kodot lehessen irni amit utana a fordito (megfelelo noszogatassal) ki tud optimalizalni jol. Ld amit irtam hogy pl a kulso meg a belso ciklus felcserelese meg ilyesmi, attol fuggoen hogy a SIMD/MAC utasitasok mifele inputra lesznek hatekonyak. Ilyesmik. 

Mondjuk az is igaz hogy ez itten kvazi-cel-hardverre meno cel-szoftver, szoval ha kicsit kevesbe hordozhato (es/vagy a hordozhato valtozat nem optimalis) az nem tragedia. A mostani architektura [Intel(R) Core(TM) i3-10105T CPU @ 3.00GHz] ezeket tudja: 

flags           : fpu vme de pse tsc msr pae mce cx8 apic sep mtrr pge mca cmov pat pse36 clflush dts acpi mmx fxsr sse sse2 ss ht tm pbe syscall nx pdpe1gb rdtscp lm constant_tsc art arch_perfmon pebs bts rep_good nopl xtopology nonstop_tsc cpuid aperfmperf pni pclmulqdq dtes64 monitor ds_cpl vmx est tm2 ssse3 sdbg fma cx16 xtpr pdcm pcid sse4_1 sse4_2 x2apic movbe popcnt tsc_deadline_timer aes xsave avx f16c rdrand lahf_lm abm 3dnowprefetch cpuid_fault epb invpcid_single ssbd ibrs ibpb stibp ibrs_enhanced tpr_shadow vnmi flexpriority ept vpid ept_ad fsgsbase tsc_adjust bmi1 avx2 smep bmi2 erms invpcid mpx rdseed adx smap clflushopt intel_pt xsaveopt xsavec xgetbv1 xsaves dtherm ida arat pln pts hwp hwp_notify hwp_act_window hwp_epp md_clear flush_l1d arch_capabilities
 

Ebbol elsore az SSE4* es AVX2 lehet az erdekes, de talan mas is van itten amit nem ismerek (fel).