( locsemege | 2021. 06. 22., k – 22:11 )

A blogot, az ismeretterjesztést jónak tartom. Néhány dolgot másképp csináltam volna. A kombinációs hálózatokról beszélsz, de arról nem, hogyan kerül tárolásra egy bit. Írsz 6 db tranzisztorról, flip-flop-ról, de egy statikus RS tárat jó lett volna lerajzolni, majd a latch-ek után meg kellene említeni minimálisan az élvezérelt D-tárat. Lehetne még JK, T is akár, de nem muszáj.

Aztán, ha van kombinációs hálózatunk és tárolónk, akkor tud lenni szekvenciális hálózatunk is. Nagyon nyersen fogalmazva egy CPU tulajdonképpen egy szekvenciális hálózat. Lehet beszélni ezek tervezéséről, állapot diagramokról. Ha nagyon ráérsz, statikus és dinamikus hazard, illetve milyen tervezési módszerekkel kerülhetők ezek el. Ha szekvenciális hálózat, akkor setup time, hold time, propagation delay, slew rate - fall time, rise time - maximális üzemi frekvencia. Apropó, egyáltalán minek kell az órajel, ha csak a baj van vele?

Persze az is kérdés, inkább software-es, vagy inkább hardware-es megközelítéssel dolgozod fel a témát.

De egyébként tetszik a laza műfaja, olykor pontatlan megfogalmazások ellenére is. :)