( Ritter | 2020. 08. 02., v – 17:52 )

    mov cx, 204
    mov dx, 1
    mov al, 1
u1: 
    mov ah, 0ch
    int 10h

    dec cx
    cmp cx, 1
    jae u1

Ez ferde vonal. De valójában egészen biztosan nem ezek az utasítások lesznek végrehajtva a CPU-n, mert már régóta RISC magja van az Intel prociknak, AMD-nek is. RISC-en pedig nincsenek 2 operandusos utasítások. Az órajel növelése miatt is szét kellett törni a bonyolult x86 utasításokat  több, egyerűbb és gyorsabb utasításra. És ott van még a reorder buffer, elágazáskezelés, átnevezési regiszterek. 

Még az egyszerű dekódolók is átalakítják az egyszerű 1db x86 utasítást 1db risc utasítássá. D1 és mis dekódolók pedig 4db vagy több risc utasítássá alakítanak át egy darab x86 utasítást.