( turul16 | 2011. 11. 01., k – 08:48 )

Ha valakit erdekel Linux mar megy Virtex6 -ra feltolt armv8 -on 64 bitesen: http://www.youtube.com/watch?v=ljhJU4SC97Y&feature=player_detailpage#t=…

Az ARM altal addott IP core IMHO joval gyorsabban tud load/storolni, mint egy tipikus L2 cache valaszolni.

note: Manapsag az L2 cache-t kozel teszik ARM-ek is http://www.arm.com/images/amaba-cache-max.gif.

Mit nem hiszel el, hogy :
-Hogy az ARM core core kulso savszelel tud legalabb eleg gyorsan komunikalni?
32 core eseten az mondjuk 2GB/sec felett illene lenni, hogy kulso savszeltol tobb legyen.
A regen tipikusan a hasznalt AXI 64-bites bus szeleseg eseten ehhez 33Mhz orajel kene, az siman megy.

A AXI a interconect-bol nem ritka a 128 biteset ,akkar joval nagyobb orajelen.

Az eddig hasznalt lassu LPDDR2-hoz 64 bitet szokas hasznalni 3.2GB/sec-re belove az orat (a chip rendszerint tudna tobbet is, de ram ugy is lassabb szokott lenni).

Egy corenak tobb interconectje szokott lenni, tehet marad meg mas I/O-ra is, vagy akkar masik ramhoz.

GREEN

-Hogy az LPDDR2 controler helyett lehet betenni a rendszerbe tobb DDR3(4) vezerlot?
http://www.arm.com/products/system-ip/memory-controllers/index.php

GREEN

- Hogy van eleg gyors coherent interconnect ?
10Gb/sec Cache coherent interconnect -tol jobrol nem tudok amit hasznlatak volna ARM-nel, joval kevesebb resztvevovel.

Valami munkat kell vegeznie a cegnek is a profitert :)
Oracle/Sun-nek sikerult oszehozni az Ultra Sparc T3 jo CCX -et, 4xDDR3 , 40nm -chip.
Semmi nem mondja azt, hogy nem lehet megcsinalni ARM -al.

Update:
http://www.youtube.com/watch?v=ljhJU4SC97Y&feature=player_detailpage#t=…
Videoban azt mondjak, hogy megoldva, 80GB/sec egyseguk van most. (elsore csak attekertem , sok benne a markting rizsa)

YELLOW
GREEN

Amit nem lehet megirni assemblyben, azt nem lehet megirni.